不可否认,现阶段X86构架CPU统治者着PC和伺服器消费市场,而Arm构架CPU则统治者着终端消费市场。近几年火灾的RISC-V构架则凭借于开放源码、命令简化、可扩充等竞争优势,在著重节能比的物联网领域大受青睐。但是,这并不意味著RISC-V无法进入更高效能要求的PC和伺服器消费市场。
继前不久升级换代RISC-V晶片供应商赛昉信息技术面世了亚洲地区第这款面向全国PC应用领域的高效能RISC-V晶片——昉·光彩夺目8100之后,据商业周刊中文网站12月12日报导,晶片孵化器企业Ventana Microsystems公司在RISC-V首脑会议上发布了亚洲地区第这款面向全国伺服器的CPU——Veyron V1。
据悉,Veyron V1采用一流的5nm晶片工艺技术,如前所述Ventana暗鞘的高效能RISC-VMach,8电路板结构设计,全力支持RISC,TNUMBERGHz高达3.6GHz,每一应用领域软件产业最少16个Mach,多应用领域软件产业最少可扩充至192核,保有48MB共享资源二级缓存,保有高阶侧链路反击减轻举措、IOMMU和高阶受阻构架(AIA)、全力支持全面性的RAS机能、由上而下的应用领域软件操控性调整方法,可以满足用户网络系统的各种市场需求。
据Ventana公布的数据显示,在SPECint 2017试验中,其128核心理念版的Veyron V1在300W耗电下,大幅操控性优于64核的AMD EPYC Milan 7763(280W),并且达到了AWS Graviton G3(Neoverse v1)、Intel Xeon Ice Lake 8380(270W)的三倍。
由于现阶段RISC-V应用领域软件生态系仍不成形,因此Veyron V1还并不能称得上这款全机能的伺服器CPU。不过,Vnetana认为,其软件系统将能够满足用户网络系统CPU消费市场50%的市场需求,比如说缓存资料库服务项目、APP应用领域及应用领域软件服务项目、储存伺服器、用户端、缓存电子设备、内容交货服务项目、在线视频服务项目等。
值得一提的是,Veyron V1采用了类似AMD EPYCCPU那样的Chiplet结构设计。Vnetana表示,Veyron V1全力支持高效能并行Die to Die互连,保有低延迟和低耗电,高度可扩充等特性。Ventana表示,其I/O总线延迟可以低至7ns,其缓存一致性构架也可提高工作效率,Chiplet结构设计也使得其更具可组合性。
对于Die to Die 互连,Ventana 计划同时全力支持 Intel、AMD、NVIDIA、Arm 等全力支持的 BoW(线束)和通用 Chiplet Interconnect Express (UCIe) 标准。此外,Ventana 还从十几个 IP/chiplet 合作伙伴那里获得了全力支持,为如前所述小晶片的软件系统提供交钥匙软件系统,以及强大的 SDK,包括固件、BIOS、操作系统、储存和网络参考应用领域程序以及 BMC。
因此,Vnetana允许客户从他那里购买其CPU、I/O模块,可以跟客户自己的加速器IP整合形成自己的晶片。
Vnetana表示,客户选择Ventana的CPU、I/O模块来结构设计自己的SoC可以缩短两年的开发时间,并节省7500万美元的研发费用。
按照计划,Veyron V1已经流片成功,预计将会在2023年年中正式面世,并在2023年下半年成功部署于网络系统基础设施。
根据官方资料介绍,Vnetana公司成立于2018年,创始团队包括多位行业资深人士,保有超过20年的平均经验,曾在所有主要的ISA上工作(包括x86,Arm,Power,MIPS和SPARC),并在交货网络系统级CPU方面有着良好的记录。今年该公司还获得了5500万美元的新一轮融资。
编辑:芯智讯-浪客剑