非主流产业布局配线辅助工具
1、IC Compiler
Synopsys子公司的IC Compiler透过将力学综合性扩展到整个产业布局和配线过程和签核驱动力的结构设计发散,确保优良的产品质量并延长结构设计时间。ICC如前所述TCL的统一构架,主要包括了力学综合性、产业布局、配线、排程、讯号准确性(SI)强化、高效能、帕西基结构设计(DFT)和良品率强化等功能。ICC运行时间快、耗电量大、多工艺技术角/单模强化(MCMM),且具有改良的准确性,可明显地提高结构设计人员的生产工作效率,与此同时支持45nm、32nm及下列的力学结构设计。
Synopsys也在前一年发布了ICC的新任产品IC Compiler II,其导入了超强耗电量结构规划设计、独有的计时器构筑控制技术和一流的global-analytical发散控制技术。IC Compiler II透过使力学结构设计的客运量实现了10倍的快速,将新增产能导入到了两个崭新的时代,与此同时它已经协助领跑顾客成功LT5316SB0, IC Compiler II正正式成为愈来愈多的市场领跑的IC结构设计子公司在各种应用领域和广泛硅控制技术中的平庸选择。IC Compiler见右图:
2、Encounter Digital Implementation System(EDI)
Cadence子公司的EDI是高效能、高耗电量RTL-GDSII结构设计发散软件系统,可面向全国32nm下列的Sierentz、超强效能/耗电的结构设计业务流程,独有地提供更多了业内第两个起新端并行计算的IC结构设计软件系统。做为一个综合性的RTL-GDS结构设计网络平台,EDI提供更多了两个完备的业务流程:从RTL标识符导人,到产业布局配线和排程预测,再到最终GDS文档聚合。它提供更多了高工作效率的晶片结构设计方式,主要包括排程、面积、耗电方面的准确结构设计校正,著重讯号准确性的配线和对32nm下列结构设计来说,非常重要的良品率和高效能的新一代结构设计能力等。目前EDI系统已正式成为位数系统结构设计产业布局配线中普遍应用领域的辅助工具,与此同时工艺技术供应商也把EDI做为其推荐的主要使用辅助工具之一。
非主流排程预测辅助工具
1、PrimeTime
Synopsys子公司的PrimeTime是面向全国复杂、亿万门晶片进行全晶片、门级静态排程预测的辅助工具。PrimeTime可以集成逻辑和力学综合性的业务流程,让结构设计者预测解决复杂的排程问题并提高排程发散的速度。其强大的性能得益于在聚合报告和如前所述标准延迟文档(SDF)的排程预测方面算法的改良。PrimeTime提供更多全晶片级的静态排程预测,与此同时整合延迟计算和一流的建模功能,以实现有效而又准确的排程认可。PrimeTime SI建立在成功LT5316SB0校正过的PrimeTime网络平台之上,提供更多准确的串扰延迟预测、IR Drop(电压降)预测和静态排程预测。PrimeTime业内领跑的超快运行时间和处理耗电量让数亿万门的复杂结构设计一次LT5316SB0成功,让结构设计者取得极快的进入市场的时间。
2、Encounter Timing System
Cadence子公司的Encounter Timing SystemSignoff预测的需要,前端结构设计团队还可以利用其全局排程调试功能,实现准确的根源预测和迅速的排程发散,并且它还拥有着强大的图形用户界面。透过Encounter Timing System,IC结构设计师可以克服不断缩小的工艺技术节点带来的困难,延长上市时间、提高工作效率,将讯号准确性预测应用领域到结构设计业务流程的各个方面,降低总生产成本。Encounter Timing System具备了CeltIC NDC领跑的信SI预测和Pessimism Removal的全部优点,并且与Encounter Conformal控制技术紧密联结,在结构设计业务流程所有阶段得到全局、系统级的排程视图,其他功能主要包括关键路径模拟、spice追踪、电迁移预测,统计排程和计算耗电强化与高效能结构设计构架的能力等。
———————————————————————
参考:刘峰《CMOS集成电路前端结构设计与实践》